【太平洋科技快訊】華為技術有限公司于2023年9月18日申請的一項重要專利“三進制邏輯門電路、計算電路、芯片以及電子設備”于2024年3月18日正式公布,公開號為CN119652311A。
三進制邏輯相比傳統的二進制邏輯,能夠以更少的符號存儲更多的信息。其信息熵約為1.585比特/符號,遠高于二進制的1比特/符號,這意味著在相同的空間內可以存儲更多的數據。
實驗室數據顯示,三進制邏輯門電路可減少約40%的晶體管數量,功耗降低至傳統二進制邏輯門的三分之一。這對于解決當前芯片功耗過高的問題具有重要意義。在人工智能模型訓練任務中,三進制芯片表現出顯著的性能優勢,訓練速度相比傳統二進制芯片提升了47%,同時芯片溫度始終控制在40℃以下,展現出更高的穩定性和能效比。
華為的三進制技術開辟了一條“換賽道”的競爭路線,可能推動全球芯片行業探索多元化技術路徑,打破二進制長期壟斷的局面。三進制芯片可能在人工智能、高性能計算等領域展現優勢,尤其是在需要高效處理多狀態邏輯的場景中,有望為相關行業帶來新的解決方案。
據悉,三進制邏輯并非全新概念。早在上世紀50年代,蘇聯莫斯科國立大學的研究人員就設計了世界上第一批三進制計算機“Сетунь”和“Сетунь70”,但由于散熱和穩定性問題未能普及。近年來,隨著摩爾定律逐漸逼近物理極限,科學家和工程師們開始重新審視多值邏輯的可能性。
盡管華為的三進制邏輯門電路專利展示了巨大的潛力,但其實際應用仍面臨一些挑戰,如制造工藝的復雜性和成本控制等問題。然而,隨著技術的不斷進步和市場的逐步接受,三進制技術仍有望在未來幾年內實現商業化應用,為全球科技行業帶來新的變革。
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.