一. 考試內容
1. 數字邏輯基礎
(1) 常用數制 二進制、八進制、十進制、十六進制數及其轉換。
(2) 幾種簡單的編碼 BCD 碼:8421 碼、5421 碼、2421 碼、余 3 碼;格雷碼。
(3) 基本邏輯運算和復合邏輯運算 與、或、非、與非、或非、與或非、異或、同或。
(4) 基本邏輯定律和規則 邏輯函數的相等,基本邏輯定理,邏輯代數的三條規則,常用公式。
(5) 邏輯函數的標準形式 與-或式和或-與式,兩種標準形式,真值表和邏輯函數式。
(6) 邏輯函數的化簡 公式化簡法,卡諾圖化簡法。
(7) 不完全確定的邏輯函數及其化簡
2. 邏輯門電路
(1) 晶體管開關特性 半導體二極管開關特性,半導體三極管開關特性,MOS 管開關特性。
(2) TTL 門電路 TTL 與非門典型電路及其工作原理、電壓傳輸特性、靜態輸入和輸出特性、動態特性。
(3) 其他類型的 TTL 門 OC 門、三態輸出門電路結構、工作特性。
(4) MOS 門電路 各種 NMOS 門電路的電路結構,各種 CMOS 門電路的電路結構,CMOS 集成電路的特點。
(5) TTL 與 CMOS 電路的接口。
3. 組合邏輯電路
(1) 由門電路構成的組合電路的分析和設計 組合電路的一般分析方法, 組合電路的一般設計方法。
(2) 由中規模集成電路構成的組合邏輯電路 自頂向下的模塊化設計方法;二進制、二-十進制編碼器的電路結構,通用編碼器集成電路的擴展和應用;二進制、二
-十進制譯碼器的電路結構,通用譯碼器集成電路的擴展,利用譯碼器構成組合邏輯電路,LED 顯示器,顯示譯碼器的設計和應用;數據選擇器電路設計,通用數據選擇器集成電路的擴展,利用數據選擇器構成組合邏輯電路;數據分配器的構成和應用;半加器和全加器電路結構,高速加法器電路,加法器應用(如碼轉換器、減法器、十進加法器等);數值比較器電路結構,多位數值比較器的構成。
4. 時序邏輯電路
(1) 時序邏輯電路的基本概念 時序邏輯電路的結構模型,狀態表,狀態圖。
(2) 存儲器件 鎖存器的電路結構和工作原理(門控 RS 鎖存器、RS 鎖存器、D 鎖存器);觸發器的電路結構和工作原理(主從 RS 觸發器、主從 D 觸發器、主從 JK觸發器、維持阻塞D 觸發器、CMOS 邊沿觸發器);觸發器邏輯功能轉換,觸發器應用。
(3) 由小規模集成電路構成的時序邏輯電路的分析和設計 同步時序邏輯電路的分析;同步時序邏輯電路的設計。
(4) 由中規模集成電路構成的時序邏輯電路 計數器電路設計(同步二進制計數器、異步二進制計數器、二進制可逆計數器、同步十進制計數器、異步十進制計數器),利用通用集成計數器構成任意進制計數器;寄存器和移位寄存器電路結構和常用集成電路,移位寄存器應用;環形計數器和扭環形計數器的設計和應用。(5) 序列信號發生器設計 計數型,移位型 。
5. 存儲器和可編程邏輯電路
(1) 存儲器 ROM 的結構及應用,PROM 的應用;RAM 的結構,RAM 容量的擴展。
(2) 可編程邏輯器件 PLD 器件的陣列圖;PAL 的基本結構, PAL 的主要特點;GAL 的基本結構, GAL 的主要特點。
6. 脈沖信號的產生與整型
(1) 555 定時器 555 定時器的電路結構和邏輯功能。
(2) 施密特觸發器 用 555 定時器構成施密特觸發器,集成施密特觸發器的特性,施密特觸發器的應用。
(3) 單穩態觸發器 用 555 定時器構成單穩態觸發器, 用施密特觸發器構成單穩態觸發器,集成單穩態觸發器的應用。
(4) 多諧振蕩器 用 555 定時器構成多諧振蕩器,用施密特觸發器構成多諧振蕩器。
7. 數模和模數轉換
(1) D/A 轉換器 D/A 轉換器的基本原理和主要技術參數,集成 D/A 轉換器應用。
(2) A/D 轉換器 A/D 轉換器的基本原理和主要技術參數,集成A/D 轉換器應用。
二.題型
選擇、填充、電路分析、電路設計、電路修改等。
三.考試方式
閉卷筆試。
四.參考書
1. 蔣立平. 數字邏輯電路與系統設計(第 3 版).北京:電子工業出版社,2019.1
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.